Please use this identifier to cite or link to this item: http://hdl.handle.net/1942/41336
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorVLIEGEN, Jo
dc.contributor.advisorMYNY, Kris
dc.contributor.authorNowicki, Yari
dc.date.accessioned2023-09-21T07:52:02Z-
dc.date.available2023-09-21T07:52:02Z-
dc.date.issued2023
dc.identifier.urihttp://hdl.handle.net/1942/41336-
dc.description.abstract(TFT)- Dunnefilmtransistortechnologie is een veelbelovende toepassing voor chipfabricage vanwege de lagere kostprijs per oppervlakte en het lichtgewichtkarakter vergeleken met traditionele ,silicium chips, waardoor de technologie bijzonder geschikt is voor Internet of Things (IoT) toepassingen. Deze masterproef onderzoekt de optimalisaties van het ontwerp en de timing van een flexibele chip op basis van TFT-technologie, met als doel een open-source IoT RISC-V-architectuur. Eerst werden verschillende n-type logische topologie ̈en geanalyseerd die gebruikt kunnen worden voor het design van digitale schakelingen. Daarna begon het ontwerpproces met het maken van een standaardcellenbibliotheek, waarbij de voorgestelde verbeteringen van een invertor en ring oscillator toegevoegd werden aan een tape out. Deze bibliotheek werd vervolgens gebruikt in het digitale ontwerpproces, waarin het ontwerp van de cellen geschikt is voor productie. Vervolgens werd het effect van de klokboomsynthese (CTS) op de timingprestaties van de chip onderzocht door middel van simulatie en analyse. Uit de bekomen resultaten kan men concluderen dat CTS een positieve invloed heeft op de timing van een chip, omdat het implementeren van een klokboom de maximale frequentie tijdens simulatie met 66.67% verhoogt voor kleine ontwerpen en zelfs tot een factor 15 voor grotere ontwerpen. De implementatie van een klokboom heeft daarenboven een minimale invloed op zowel het stroomverbruik als het oppervlaktegebruik.
dc.format.mimetypeApplication/pdf
dc.languagenl
dc.publisherUHasselt
dc.titleTiming and design optimization of RISC-V on flexible technologies
dc.typeTheses and Dissertations
local.bibliographicCitation.jcatT2
dc.description.notesmaster in de industriële wetenschappen: elektronica-ICT
local.type.specifiedMaster thesis
item.fullcitationNowicki, Yari (2023) Timing and design optimization of RISC-V on flexible technologies.-
item.accessRightsOpen Access-
item.fulltextWith Fulltext-
item.contributorNowicki, Yari-
Appears in Collections:Master theses
Files in This Item:
File Description SizeFormat 
cd945e82-0d00-4090-87a9-e59cc149f711.pdf2.79 MBAdobe PDFView/Open
02a1905a-fe0e-4519-a881-ff3d182c578c.pdf5.02 MBAdobe PDFView/Open
Show simple item record

Google ScholarTM

Check


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.